指纹识别专用集成电路中乘法器模块的设计
介绍了一种用于指纹识别专用集成电路(ASIC)的乘法器模块的设计。该乘法器模块能够处理32位的有符号数、无符号数的乘法和乘加运算。电路采用基-4的Booth编码以及改进型压缩器阵列结构。采用提出的迭代和阵列结合的结构算法,可节省芯片面积30%,提高工作频率24%。模块电路在TSMC0.25μm工艺上实现。该乘法器模块易于移植到其他数字处理系统。
开通会员