在轨道交通牵引电传动系统实时仿真领域,针对现有的基于处理器硬件回路仿真器存在计算误差和基于FPGA硬件回路仿真器受制于设备资源的问题,本文提出了一种基于处理器和FPGA的混合硬件回路仿真方法。该仿真方法通过计算资源的合理分配,达到减少处理器计算引起的计算误差和FPGA资源消耗的目的。通过真实控制器闭环测试试验,证实了这种混合仿真方法可以达到与纯FPGA Hi L仿真器几乎相同的仿真计算精度。
在轨道交通牵引电传动系统实时仿真领域,针对现有的基于处理器硬件回路仿真器存在计算误差和基于FPGA硬件回路仿真器受制于设备资源的问题,本文提出了一种基于处理器和FPGA的混合硬件回路仿真方法。该仿真方法通过计算资源的合理分配,达到减少处理器计算引起的计算误差和FPGA资源消耗的目的。通过真实控制器闭环测试试验,证实了这种混合仿真方法可以达到与纯FPGA Hi L仿真器几乎相同的仿真计算精度。