基于抗静电设计的集成电路可靠性技术研究

基于抗静电设计的集成电路可靠性技术研究

75 4.8
24 2021-04-27
pdf | 2.8MB | 4页
正文 简介
集成电路工艺发展到深亚微米阶段,器件的物理尺寸日益减小,芯片的可靠性设计面临的问题越来越复杂.为缩短研制周期,节约成本,应在电路设计时就考虑可靠性问题.ESD是CMOS电路中最为常见的失效机理之一,严重的会造成电路自我烧毁.概述了集成电路的可靠性设计,介绍了CMOS集成电路ESD保护的必要性,分析了ESD的失效机理,研究了在CMOS电路中几类常见的ESD保护方法,分析了各种保护方式的原理和特点.
*温馨提示:该数据为用户自主上传分享,如有侵权请举报或联系客服:400-823-1298处理。
0076***
0076***
服务: 4.5
数据量: 7
人气: 276
擅长:土建 装饰 园林 电气

您可能感兴趣

原价: 100 积分
立即购买