高速BCH编码译码器的设计

高速BCH编码译码器的设计

70 4.3
20 2021-04-27
pdf | 1.0MB | 6页
正文 简介
针对闪存(flash)因制造工艺的不断提高而导致其内部数据区随机错误不断增加的现象,设计并实现一种高速BCH编码译码器,通过BCH编码技术对flash中的随机错误进行纠错,以达到错误检测与纠错的目的。实验结果显示优化设计的BCH(4 224,4 096)编码译码器可以工作在25 MHz的工作频率下,其单页数据(512 Byte)的纠错能力从普遍的3 bit提高到15 bit,从而提高了flash数据存储与读取的可靠性。
*温馨提示:该数据为用户自主上传分享,如有侵权请举报或联系客服:400-823-1298处理。
~A***
~A***
服务: 4.3
数据量: 4
人气: 131
擅长:土建 给排水 暖通

您可能感兴趣

原价: 100 积分
立即购买