主飞行仪表图形加速显示系统的FPGA设计

主飞行仪表图形加速显示系统的FPGA设计

88 4.5
26 2021-04-28
pdf | 275KB | 3页
正文 简介
针对主飞行显示仪对图形处理和显示的苛刻要求,采用基于仪器总线和扩展总线的高速阵列信号处理板的设计模式,提出了一种基于硬件加速的PFD图形显示设计方法。该方法实现了图形分层双缓存交替切换、图形填充、图形合成和多通道DMA像素引擎,提高了PFD图形生成和显示的实时性和可靠性。实践证明,该设计显著解决了PFD图形显示系统中的速度瓶颈。
*温馨提示:该数据为用户自主上传分享,如有侵权请举报或联系客服:400-823-1298处理。
rxf563***
rxf563***
服务: 4.6
数据量: 3
人气: 205
擅长:土建 市政

您可能感兴趣

原价: 100 积分
立即购买