并行模拟数字转换器系统设计与实现

并行模拟数字转换器系统设计与实现

99 4.4
33 2021-04-28
pdf | 264KB | 1页
正文 简介
介绍了一种并行模拟数字转换器系统的设计与实现,该系统采用4片A/D并行交替采样,采样速率可达200MHz,分辨率可达到12bit。给出了方案构成的硬件系统设计,并详细阐述了各硬件系统平台的具体构成。针对通道失配问题,在FPGA内部实现了通道失配误差的测量。该系统的实现对超高速并行采样技术的研究具有一定的指导意义,且该平台的构建在工程应用上具有一定的通用性。
*温馨提示:该数据为用户自主上传分享,如有侵权请举报或联系客服:400-823-1298处理。
wangsih***
wangsih***
服务: 4.2
数据量: 10
人气: 443
擅长:土建 给排水 暖通

您可能感兴趣

原价: 100 积分
立即购买