四阶连续时间正交带通ΣΔ调制器的设计

四阶连续时间正交带通ΣΔ调制器的设计

100 4.4
32 2021-04-28
pdf | 511KB | 4页
正文 简介
介绍一个适用于低中频架构的四阶连续时间正交带通ΣΔ调制器的设计,通过采用复数积分器代替传统的谐振器,优化了调制器的噪声整形性能。调制器采用开关电容反馈DAC来减少对时钟抖动的敏感度。电路设计采用smic0.13mixed-signalCMOS工艺,仿真结果表明,在12MHz采样频率下,调制器的信号噪声失真比可达到78dB,其信号带宽为200kHz,中心频率在200kHz。
*温馨提示:该数据为用户自主上传分享,如有侵权请举报或联系客服:400-823-1298处理。
ruby***
ruby***
服务: 4.1
数据量: 5
人气: 197
擅长:市政 园林 给排水 暖通

您可能感兴趣

原价: 100 积分
立即购买