千兆以太网交换控制器IP的设计实现
实现了一种五端口三速以太网交换控制器IP的SoC体系架构,介绍了SoC架构中各关键模块的实现方案,提出了一种基于链式DMA的高效共享缓存结构的工作机制和体系架构,实现了以太网交换控制器高带宽、低延时的数据传输.FPGA系统验证结果表明提出的架构具有较低开销下的最高930.5Mbps的高速无阻塞线速转发的能力,并完成了该以太网交换控制器IP的SoC物理实现.
开通会员