基于FPGA的0-QPSK调制解调器设计
利用QuartusII和ModelSim软件,基于EP2C35芯片FPGA开发平台,通过Verilog-HDI。语言,完成了O-QPSK调制解调器的设计。该设计具有结构简单、占用芯片面积少、便于生成IP核等优点。电路与系统的仿真结果表明,所预期的功能均已实现,该方法适合在无线传感器网络及低功耗通信集成电路设计中应用。
开通会员