基于FPGA的六级流水线MIPS处理器设计

基于FPGA的六级流水线MIPS处理器设计

86 4.7
25 2021-09-22
pdf | 204KB | 5页
正文 简介
设计出了一种兼容MIPS指令集的32位六级流水线嵌入式处理器.六级流水线的划分平衡了各个阶段的任务.并详细介绍了数据冲突和控制冲突的解决方法.该处理器使用FPGA实现,在DE2芯片上的运行时钟频率可达81.7 MHz.最后给出了设计的综合结果,并对该设计进行了软件仿真和硬件验证.
*温馨提示:该数据为用户自主上传分享,如有侵权请举报或联系客服:400-823-1298处理。
sinfail***
sinfail***
服务: 4.5
数据量: 7
人气: 343
擅长:土建 给排水 暖通

您可能感兴趣

原价: 100 积分
立即购买