CML 即 Current Mode Logic,也就是电流模式逻辑, CML 电路主要靠电流驱动,
可以说 CML 是所有高速数据接口形式中最简单的一种,它的输入与输出是匹配
好的,从而减少了外围器件,使用时直接连接就可以,基本上不需要在 IC 外面
做匹配,此特点使单板硬件设计更简单, 单板看起来更简洁, CML 的摆幅较小,
功耗比较低。
CML 输出结构:
如上图所示, CML 的输出电路形式是一个差分对,该差分对的集电极电阻
为 50ohm,输出信号的高低电平切换是靠共发射极差分对的开关控制的, 差分对
的发射极到地的恒流源典型值为 16mA,假定 CML 的输出负载为一 50ohm上拉
电阻,则单端 CML 输出信号的摆幅为 VCC ~ VCC-0.4V。在这种情况下,差分输
出信号摆幅为 800mV,共模电压为 VCC-0.2V。若CML 输出采用交流耦合至 50oh